Design analoger Schaltkreise
- Typ: Vorlesung (V)
- Lehrstuhl: KIT-Fakultäten - KIT-Fakultät für Elektrotechnik und Informationstechnik
- Semester: WS 23/24
-
Zeit:
Do. 26.10.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 02.11.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 09.11.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 16.11.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 23.11.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 30.11.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 07.12.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 14.12.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 21.12.2023
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 11.01.2024
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 18.01.2024
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 25.01.2024
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 01.02.2024
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 08.02.2024
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
Do. 15.02.2024
11:30 - 13:00, wöchentlich
11.10 Kleiner ETI HS
11.10 Elektrotechnisches Institut (ETI) (1. OG)
- Dozent: Prof. Dr. Ivan Peric
- SWS: 2
- LVNr.: 2312664
- Hinweis: Präsenz/Online gemischt
Inhalt | Thema dieser Vorlesung ist das analoge Chipdesign. In den Vorlesungen werden die theoretischen Kenntnisse vermittelt: CMOS Halbleitertechnologie und Transistoren, Analyse von Schaltungen mit Rückkopplung. CMOS Verstärker: beginnend von einfacheren Schaltungen wie der Common-Source-Verstärker bis hin zu mehrstufigen, differenziellen und getakteten Verstärkern. Entstehen von Rauschen und die Rauschquellen in integrierten Schaltungen. Layout-Entwurf und Layout-Effekte. Analog-Digital-Wandler. In den Übungen DAS werden die Schaltungen mithilfe des Chipdesign-Softwarepakets Cadence in einer 65nm CMOS Technologie entworfen. Wir fangen mit den einfachen Schaltungen an, die dann kombiniert und erweitert werden. Am Ende wird ein Analog-Digital-Wandler nach dem Stand der Technik entworfen. |
Vortragssprache | Deutsch |